https://oldena.lpnu.ua/handle/ntb/6045
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Березко, Л. О. | - |
dc.contributor.author | Троценко, В. В, | - |
dc.date.accessioned | 2010-07-29T09:18:27Z | - |
dc.date.available | 2010-07-29T09:18:27Z | - |
dc.date.issued | 2009 | - |
dc.identifier.citation | Березко Л. О. 16-розрядне ядро процесора з розширеною архітектурою / Л. О. Березко, В. В. Троценко // Вісник Національного університету "Львівська політехніка". – 2009. – № 658 : Комп’ютерні системи та мережі. – С. 3-6. – Бібліографія: 2 назви. | uk_UA |
dc.identifier.uri | https://ena.lpnu.ua/handle/ntb/6045 | - |
dc.description.abstract | Розглянуто нове 16-розрядне ядро процесора, призначене для імплементування в системи на кристалі на основі ПЛІС фірми Xilinx. Ядро спроможне надавати продуктивність 100 MIPS, споживає 70000 вентилів цільової матриці Virtex-2, дає змогу застосовувати в розробці безкоштовні САПР Xilinx WebPack і пропонується як VHDL- модель. We consider the new 16-bit core processor designed to be implemented in systems on crystal based on programmable logic integrated circuit from Xilinx company. The core is able to provide performance of 100 MIPS, consuming 70000 VALVE target matrix Virtex-2, can be used in the development of free CAD XilinxWebPack and is offered as a VHDL- model. | - |
dc.language.iso | ua | uk_UA |
dc.publisher | Національний університет "Львівська політехніка" | uk_UA |
dc.subject | ядро процесора | uk_UA |
dc.subject | цільова матриця | uk_UA |
dc.subject | модель | uk_UA |
dc.title | 16-розрядне ядро процесора з розширеною архітектурою | uk_UA |
dc.type | Article | uk_UA |
Appears in Collections: | Комп'ютерні системи та мережі. – 2009. – №658 |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.