https://oldena.lpnu.ua/handle/ntb/45308
Title: | Neighbourhood problem in interconnection capacitance modeling |
Authors: | Jarosz, A. Pfitzner, A. |
Affiliation: | Warsaw University of Technology |
Bibliographic description (Ukraine): | Jarosz A. Neighbourhood problem in interconnection capacitance modeling / A. Jarosz, A. Pfitzner // Вісник Національного університету “Львівська політехніка”. — Львів : Видавництво Національного університету “Львівська політехніка”, 2002. — № 443 : Радіоелектроніка та телекомунікації. — С. 228–233. |
Bibliographic description (International): | Jarosz A. Neighbourhood problem in interconnection capacitance modeling / A. Jarosz, A. Pfitzner // Visnyk Natsionalnoho universytetu "Lvivska politekhnika". — Vydavnytstvo Natsionalnoho universytetu "Lvivska politekhnika", 2002. — No 443 : Радіоелектроніка та телекомунікації. — P. 228–233. |
Is part of: | Вісник Національного університету “Львівська політехніка”, 443 : Радіоелектроніка та телекомунікації, 2002 |
Journal/Collection: | Вісник Національного університету “Львівська політехніка” |
Issue: | 443 : Радіоелектроніка та телекомунікації |
Issue Date: | 27-Mar-2001 |
Publisher: | Видавництво Національного університету “Львівська політехніка” |
Place of the edition/event: | Львів |
UDC: | 621.396 |
Number of pages: | 6 |
Page range: | 228-233 |
Start page: | 228 |
End page: | 233 |
Abstract: | Описано особливості моделювання VLSI схем на основі точних аналітичних
моделей взаємних ємностей. Результати моделювання таких схем з урахуванням
впливу сусідніх ліній дають можливість оцінити величину затримки сигналу та
рівень перехресних спотворень від кількості паралельних ліній. Modern VLSI circuits become more and more complex. For simulation purposes (especially statistical simulation) simple but precise analytical models of interconnection capacitances are necessary. Existing models take into account only the closest neighbourhood of the line. This paper presents example results of simulations showing that number of the parallel lines taken into account influences accuracy of signal delay and crosstalk evaluation, |
URI: | https://ena.lpnu.ua/handle/ntb/45308 |
Copyright owner: | © Національний університет “Львівська політехніка”, 2002 © Jarosz A., Pfitzner A., 2002 |
References (Ukraine): | 1. E. Piwowarska “Effects o f Interconnection Inductances on VLSI Circuit Performance ”//.Bulletin o f the Polish Academy o f Science, vol 46, No. 3. 2. Yungseon Eo, Wiliam R. Eisenstadt, Ju Young Jeong, Oh-Kyong Kwon "A New On-Chip Interconnect Crosstalk Model and Experimental Verification fo r CMOS VLSI Circuit Design'V/IEEE Trans, on Electron Devices, vol. 47, January 2000. 3. f. CAPCAL - The 3-D Capacitance Calculator fo r VLSI Purposes - Users Guide'V/Oct. 1991. 4. K.Nabors, J. White ffFastCap: A Multipole Accelerated 3-D Capacitance Extraction Program'V/IEEE Trans. o nC AD o fln t. Circ. andSyst., 10(11), Nov. 1991. 5. K.Nabors, S.Kim, J White F a s t Capacitance Extraction o f General Three-Dimensional StructuresV/IEEE Trans, on Microwave Theory and Techn., 40(7), July 1992. 6. K.Nabors, S. Kim, J.White, S.Senturia "FastCap User's Guide"//Massachusetts Institute o f Technology, 18 Sep 1992. 7. A. Pfitzner “A methodology o f building hybrid models fo r statistical process/device simulators in the IC design system ”//Proc. O f the 3-th International Workshop M1XDES, 1996. 8. T. Sakurai, KTamaru "Simple Formulas fo r Two-and Three-dimensional capacitances //IEEE Trans, on Electron Dev.,vol.30, 1983. 9. T. Sakurai "Closed-form Expressions for Interconnection Delay, Coupling, and Crosstalk in VLSFs"//IEEE Trans, on Electron Dev.,vol.40, no.l, Jan. 1993. 10. U. Choudhury, A.Sangiovanni-Vincentelli "An Analitical-Model Generator for Interconnect Capacitances "//IEEE Custom Integrated Circuits Conference, 1991. 11. Jue Hsien Chern, jean Huang, L.Arledge, Ping-Chung Li, Ping Yang "Multilevel Metal Capacitance Models For CAD Design Synthesis Systems "//IEEE Electron Dev. Letters, vol. 13, no.l, Jan. 1992. 12. Shyh-Chyi Wong, Gwo-Yann Lee, Dye-Jyun Ma "Modeling o f Interconnect Capacitance, Delay and Crosstalk in VLSFV/IEEE Trans, on Semicond. Manufact., vol. 13, Febr. 2000. 13. A.Jarosz, A.Pfitzner "On Some Accuracy Problems o f the Interconnection Capacitance Modeling'//Proc. o f the 8th Int. Conf. MIXDES 2001, June 2001 |
References (International): | 1. E. Piwowarska "Effects o f Interconnection Inductances on VLSI Circuit Performance "//.Bulletin o f the Polish Academy o f Science, vol 46, No. 3. 2. Yungseon Eo, Wiliam R. Eisenstadt, Ju Young Jeong, Oh-Kyong Kwon "A New On-Chip Interconnect Crosstalk Model and Experimental Verification fo r CMOS VLSI Circuit Design'V/IEEE Trans, on Electron Devices, vol. 47, January 2000. 3. f. CAPCAL - The 3-D Capacitance Calculator fo r VLSI Purposes - Users Guide'V/Oct. 1991. 4. K.Nabors, J. White ffFastCap: A Multipole Accelerated 3-D Capacitance Extraction Program'V/IEEE Trans. o nC AD o fln t. Circ. andSyst., 10(11), Nov. 1991. 5. K.Nabors, S.Kim, J White F a s t Capacitance Extraction o f General Three-Dimensional StructuresV/IEEE Trans, on Microwave Theory and Techn., 40(7), July 1992. 6. K.Nabors, S. Kim, J.White, S.Senturia "FastCap User's Guide"//Massachusetts Institute o f Technology, 18 Sep 1992. 7. A. Pfitzner "A methodology o f building hybrid models fo r statistical process/device simulators in the IC design system "//Proc. O f the 3-th International Workshop M1XDES, 1996. 8. T. Sakurai, KTamaru "Simple Formulas fo r Two-and Three-dimensional capacitances //IEEE Trans, on Electron Dev.,vol.30, 1983. 9. T. Sakurai "Closed-form Expressions for Interconnection Delay, Coupling, and Crosstalk in VLSFs"//IEEE Trans, on Electron Dev.,vol.40, no.l, Jan. 1993. 10. U. Choudhury, A.Sangiovanni-Vincentelli "An Analitical-Model Generator for Interconnect Capacitances "//IEEE Custom Integrated Circuits Conference, 1991. 11. Jue Hsien Chern, jean Huang, L.Arledge, Ping-Chung Li, Ping Yang "Multilevel Metal Capacitance Models For CAD Design Synthesis Systems "//IEEE Electron Dev. Letters, vol. 13, no.l, Jan. 1992. 12. Shyh-Chyi Wong, Gwo-Yann Lee, Dye-Jyun Ma "Modeling o f Interconnect Capacitance, Delay and Crosstalk in VLSFV/IEEE Trans, on Semicond. Manufact., vol. 13, Febr. 2000. 13. A.Jarosz, A.Pfitzner "On Some Accuracy Problems o f the Interconnection Capacitance Modeling'//Proc. o f the 8th Int. Conf. MIXDES 2001, June 2001 |
Content type: | Article |
Appears in Collections: | Радіоелектроніка та телекомунікації. – 2002. – №443 |
File | Description | Size | Format | |
---|---|---|---|---|
2002n443___Radioelektronika_ta_telekomunikatsii_Jarosz_A-Neighbourhood_problem_in_228-233.pdf | 1.29 MB | Adobe PDF | View/Open | |
2002n443___Radioelektronika_ta_telekomunikatsii_Jarosz_A-Neighbourhood_problem_in_228-233__COVER.png | 3.38 MB | image/png | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.