DC Field | Value | Language |
dc.contributor.author | Мичуда, З. Р. | |
dc.contributor.author | Мичуда, Л. З. | |
dc.contributor.author | Єлісєєва, Г. С. | |
dc.date.accessioned | 2018-05-03T12:23:53Z | - |
dc.date.available | 2018-05-03T12:23:53Z | - |
dc.date.created | 2017-03-28 | |
dc.date.issued | 2017-03-28 | |
dc.identifier.citation | Мичуда З. Р. Інтегральні аналого-цифрові перетворювачі з логарифмічною характеристикою перетворення. Огляд / З. Р. Мичуда, Л. З. Мичуда, Г. С. Єлісєєва // Вісник Національного університету «Львівська політехніка». Серія: Автоматика, вимірювання та керування. — Львів : Видавництво Львівської політехніки, 2017. — № 880. — С. 31–40. | |
dc.identifier.uri | https://ena.lpnu.ua/handle/ntb/40979 | - |
dc.description.abstract | Проведено огляд і порівняльний аналіз властивостей та вказано перспективи
розвитку інтегральних логарифмічних АЦП. | |
dc.description.abstract | The survey and the comparative analysis of properties of integrated logarithmic ADCs
are conducted and the prospects of development are indicated. | |
dc.format.extent | 31-40 | |
dc.language.iso | uk | |
dc.publisher | Видавництво Львівської політехніки | |
dc.relation.ispartof | Вісник Національного університету «Львівська політехніка». Серія: Автоматика, вимірювання та керування, 880, 2017 | |
dc.subject | логарифмічні АЦП | |
dc.subject | огляд | |
dc.subject | аналіз | |
dc.subject | властивості | |
dc.subject | перспективи | |
dc.subject | integrated logarithmic ADCs | |
dc.subject | survey | |
dc.subject | analysis | |
dc.subject | properties | |
dc.subject | prospects | |
dc.title | Інтегральні аналого-цифрові перетворювачі з логарифмічною характеристикою перетворення. Огляд | |
dc.type | Article | |
dc.rights.holder | © Національний університет “Львівська політехніка”, 2017 | |
dc.rights.holder | © Мичуда З. Р., Мичуда Л. З., Єлісєєва Г. С., 2017 | |
dc.contributor.affiliation | Національний університет “Львівська політехніка” | |
dc.contributor.affiliation | Політехніка Сьвєнтокшиська в Кєльцах, Польща | |
dc.format.pages | 10 | |
dc.identifier.citationen | Michuda Z. R. Intehralni analoho-tsyfrovi peretvoriuvachi z loharyfmichnoiu kharakterystykoiu peretvorennia. Ohliad / Z. R. Mychuda, L. Z. Mychuda, H. S. Yelisieieva // Visnyk Natsionalnoho universytetu "Lvivska politekhnika". Serie: Avtomatyka, vymiriuvannia ta keruvannia. — Lviv : Vydavnytstvo Lvivskoi politekhniky, 2017. — No 880. — P. 31–40. | |
dc.relation.references | 1. Jongwoo Lee. A 2.5 mW 80 dB DR 36 dB SNDR 22 MS/s Logarithmic Pipeline ADC/ Jongwoo Lee, Joshua Kang, Sunghyun Park, Jae-sun Seo, Jens Anders, Jorge Guilherme, Michael P. Flynn// IEEE JOURNAL OF SOLID-STATE CIRCUITS, vol.44, 2009, nr. 10, pp. 2755–2765. | |
dc.relation.references | 2. Jorge Guilherme. New CMOS Logarithmic A/D Converters Employing Pipeline and Algorithmic Architectures/ Jorge Guilherme, Jose Franca // IEEE, 1995, nr. 2/95, pp. 529–532. | |
dc.relation.references | 3. Jorge Guilherme. A CMOS Logarithmic Pipeline A/D Converter with a Dynamic Range of 80 dB/ Jorge Guilherme, J. Vital, Jose Franca // IEEE, 2002, nr. 3/02,pp. 193–196. | |
dc.relation.references | 4. S. Sirimasakul. Low-Power Current-Mode Logarithmic Pipeline Analog-to-Digital Converter for ISFET based pH Sensor/ S. Sirimasakul, A. Thanachayanont, W. Jeamsaksiri// IEEE ISCIT, 2009, nr. 6/09, pp. 1340–1343. | |
dc.relation.references | 5. J. Sit. A Micropower Logarithmic A/D with Offset and Temperature Compensation / J. Sit and R. Sarpeshkar // IEEE J. Solid-State Circuits, vol. 39, 2004, nr. 2, pp. 308–319. | |
dc.relation.references | 6. Jongwoo Lee. A 64 Channel Programmable Closed-Loop Neurostimulator with 8 Channel Neural Amplifier and Logarithmic ADC / Jongwoo Lee, Member, Hyo-Gyuem Rhew, Daryl R. Kipke and Michael P. Flynn // IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. 45, No. 9, SEPTEMBER 2010, 1935–1945. | |
dc.relation.references | 7. Jongwoo Lee. A Closed-Loop deep brain stimulation device with a logarithmic pipeline ADC // A dissertation for the degree of PhD in the University of Michigan,2008. | |
dc.relation.references | 8. F Francesconi, F Maloberti. A low power logarithmic A/D converter // IEEE International Symposium on Circuits and Systems, 1996, ISCAS’96, Publication date 1996/5/12, Vol. 1, P. 473–476. | |
dc.relation.references | 9. Rudy Van de Plassche, Integrated Analogto-Digital and Digital-to-Analog Converters / Chapter 7 – Jorge Guilherme and Joao Vital. Logarithmic Analogue-to-Digital Converters, Kluwer, 1994, pp. 7–1–7–35. | |
dc.relation.references | 10. Antoniw U., Myczuda L., Myczuda Z., Szczesniak A. Logarytmiczne przetworniki analogowo-cyfrowe z nagromadzeniem ładunku i impulsowym sprzęĄeniem zwrotnym // PRZEGLĄD ELEKTROTECHNICZNY (Electrical Review), ISSN 0033-2097, R. 89, NR 8/2013, str. 277–281. | |
dc.relation.references | 11. Патент 80691 Україна. Паралельний аналого-цифровий перетворювач // Мичуда З. Р., Куземко О. З., Коструба О. Р., 2007, Бюл. №17. | |
dc.relation.referencesen | 1. Jongwoo Lee. A 2.5 mW 80 dB DR 36 dB SNDR 22 MS/s Logarithmic Pipeline ADC/ Jongwoo Lee, Joshua Kang, Sunghyun Park, Jae-sun Seo, Jens Anders, Jorge Guilherme, Michael P. Flynn// IEEE JOURNAL OF SOLID-STATE CIRCUITS, vol.44, 2009, nr. 10, pp. 2755–2765. | |
dc.relation.referencesen | 2. Jorge Guilherme. New CMOS Logarithmic A/D Converters Employing Pipeline and Algorithmic Architectures/ Jorge Guilherme, Jose Franca, IEEE, 1995, nr. 2/95, pp. 529–532. | |
dc.relation.referencesen | 3. Jorge Guilherme. A CMOS Logarithmic Pipeline A/D Converter with a Dynamic Range of 80 dB/ Jorge Guilherme, J. Vital, Jose Franca, IEEE, 2002, nr. 3/02,pp. 193–196. | |
dc.relation.referencesen | 4. S. Sirimasakul. Low-Power Current-Mode Logarithmic Pipeline Analog-to-Digital Converter for ISFET based pH Sensor/ S. Sirimasakul, A. Thanachayanont, W. Jeamsaksiri// IEEE ISCIT, 2009, nr. 6/09, pp. 1340–1343. | |
dc.relation.referencesen | 5. J. Sit. A Micropower Logarithmic A/D with Offset and Temperature Compensation, J. Sit and R. Sarpeshkar, IEEE J. Solid-State Circuits, vol. 39, 2004, nr. 2, pp. 308–319. | |
dc.relation.referencesen | 6. Jongwoo Lee. A 64 Channel Programmable Closed-Loop Neurostimulator with 8 Channel Neural Amplifier and Logarithmic ADC, Jongwoo Lee, Member, Hyo-Gyuem Rhew, Daryl R. Kipke and Michael P. Flynn, IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. 45, No. 9, SEPTEMBER 2010, 1935–1945. | |
dc.relation.referencesen | 7. Jongwoo Lee. A Closed-Loop deep brain stimulation device with a logarithmic pipeline ADC, A dissertation for the degree of PhD in the University of Michigan,2008. | |
dc.relation.referencesen | 8. F Francesconi, F Maloberti. A low power logarithmic A/D converter, IEEE International Symposium on Circuits and Systems, 1996, ISCAS’96, Publication date 1996/5/12, Vol. 1, P. 473–476. | |
dc.relation.referencesen | 9. Rudy Van de Plassche, Integrated Analogto-Digital and Digital-to-Analog Converters, Chapter 7 – Jorge Guilherme and Joao Vital. Logarithmic Analogue-to-Digital Converters, Kluwer, 1994, pp. 7–1–7–35. | |
dc.relation.referencesen | 10. Antoniw U., Myczuda L., Myczuda Z., Szczesniak A. Logarytmiczne przetworniki analogowo-cyfrowe z nagromadzeniem ładunku i impulsowym sprzęĄeniem zwrotnym, PRZEGLĄD ELEKTROTECHNICZNY (Electrical Review), ISSN 0033-2097, R. 89, NR 8/2013, str. 277–281. | |
dc.relation.referencesen | 11. Patent 80691 Ukraine. Paralelnyi analoho-tsyfrovyi peretvoriuvach, Mychuda Z. R., Kuzemko O. Z., Kostruba O. R., 2007, Bull. No 17. | |
dc.citation.journalTitle | Вісник Національного університету «Львівська політехніка». Серія: Автоматика, вимірювання та керування | |
dc.citation.issue | 880 | |
dc.citation.spage | 31 | |
dc.citation.epage | 40 | |
dc.coverage.placename | Львів | |
dc.subject.udc | 681.335 (088.8) | |
Appears in Collections: | Автоматика, вимірювання та керування. – 2017. – №880
|